手機PCBLayout與布局經驗總結

2021-03-04 09:27:05 字數 5763 閱讀 9184

1.sirf reference典型的四,六層板,標準fr4材質

2.所有的元件盡可能的表貼

3.聯結器的放置時,應盡量避免將噪音引入rf電路,盡量使用小的聯結器,適當的接地

4.所有的rf器件應放置緊密,使連線最短和交叉最小(關鍵)

5.所有的pin有應嚴格按照reference schematic.所有ic電源腳應當有0.01uf的退藕電容,

盡可能的離管腳近,而且必須要經過孔到地和電源層

6.預留遮蔽罩空間給rf電路和基帶部分,遮蔽罩應當連續的在板子上連線,而且應每

隔100mil(最小)過孔到地層

7.rf部分電路與數字部分應在板子上分開

8.rf的地應直接的接到地層,用專門的過孔和和最短的線

9.tcxo晶振和晶振相關電路應與高slew-rate數碼訊號嚴格的隔離

10.開發板要加適當的測試點

11.使用相同的器件,針對開發過程中的版本

12.使rtc部分同數字,rf電路部分隔離,rtc電路要盡可能放在地層之上走線

rf產品設計過程中降低訊號耦合的pcb佈線技巧

新一輪藍芽裝置、無繩**和蜂窩**需求高潮正促使中國電子工程師越來越關注rf電路設計技巧。rf電路板的設計是最令設計工程師感到頭疼的部分,如想一次獲得成功,仔細規劃和注重細節是必須加以高度重視的兩大關鍵設計規則。

射頻(rf)電路板設計由於在理論上還有很多不確定性,因此常被形容為一種「黑色藝術」,但這個觀點只有部分正確,rf電路板設計也有許多可以遵循的準則和不應該被忽視的法則。不過,在實際設計時,真正實用的技巧是當這些準則和法則因各種設計約束而無法準確地實施時如何對它們進行折衷處理。

當然,有許多重要的rf設計課題值得討論,包括阻抗和阻抗匹配、絕緣層材料和層疊板以及波長和駐波,不過,本文將集中**與rf電路板分割槽設計有關的各種問題。

今天的蜂窩**設計以各種方式將所有的東西整合在一起,這對rf電路板設計來說很不利。現在業界競爭非常激烈,人人都在找辦法用最小的尺寸和最小的成本整合最多的功能。模擬、數字和rf電路都緊密地擠在一起,用來隔開各自問題區域的空間非常小,而且考慮到成本因素,電路板層數往往又減到最小。

令人感到不可思議的是,多用途晶元可將多種功能整合在乙個非常小的裸片上,而且連線外界的引腳之間排列得又非常緊密,因此rf、if、模擬和數碼訊號非常靠近,但它們通常在電氣上是不相干的。電源分配可能對設計者來說是乙個噩夢,為了延長電池壽命,電路的不同部分是根據需要而分時工作的,並由軟體來控制轉換。這意味著你可能需要為你的蜂窩**提供5到6種工作電源。

rf布局概念

在設計rf布局時,有幾個總的原則必須優先加以滿足:

盡可能地把高功率rf放大器(hpa)和低噪音放大器(lna)隔離開來,簡單地說,就是讓高功率rf發射電路遠離低功率rf接收電路。如果你的pcb板上有很多物理空間,那麼你可以很容易地做到這一點,但通常元器件很多,pcb空間較小,因而這通常是不可能的。你可以把他們放在pcb板的兩面,或者讓它們交替工作,而不是同時工作。

高功率電路有時還可包括rf緩衝器和壓控制振盪器(vco)。

確保pcb板上高功率區至少有一整塊地,最好上面沒有過孔,當然,銅皮越多越好。稍後,我們將討論如何根據需要打破這個設計原則,以及如何避免由此而可能引起的問題。

晶元和電源去耦同樣也極為重要,稍後將討論實現這個原則的幾種方法。

rf輸出通常需要遠離rf輸入,稍後我們將進行詳細討論。

敏感的模擬訊號應該盡可能遠離高速數碼訊號和rf訊號。

如何進行分割槽?

設計分割槽可以分解為物理分割槽和電氣分割槽。物理分割槽主要涉及元器件布局、朝向和遮蔽等問題;電氣分割槽可以繼續分解為電源分配、rf走線、敏感電路和訊號以及接地等的分割槽。

首先我們討論物理分割槽問題。元器件布局是實現乙個優秀rf設計的關鍵,最有效的技術是首先固定位於rf路徑上的元器件,並調整其朝向以將rf路徑的長度減到最小,使輸入遠離輸出,並盡可能遠地分離高功率電路和低功率電路。

最有效的電路板堆疊方法是將主接地面(主地)安排在表層下的第二層,並盡可能將rf線走在表層上。將rf路徑上的過孔尺寸減到最小不僅可以減少路徑電感,而且還可以減少主地上的虛焊點,並可減少rf能量洩漏到層疊板內其他區域的機會。

在物理空間上,像多級放大器這樣的線性電路通常足以將多個rf區之間相互隔離開來,但是雙工器、混頻器和中頻放大器/混頻器總是有多個rf/if訊號相互干擾,因此必須小心地將這一影響減到最小。rf與if走線應盡可能走十字交*,並盡可能在它們之間隔一塊地。正確的rf路徑對整塊pcb板的效能而言非常重要,這也就是為什麼元器件布局通常在蜂窩**pcb板設計中佔大部分時間的原因。

在蜂窩**pcb板上,通常可以將低噪音放大器電路放在pcb板的某一面,而高功率放大器放在另一面,並最終通過雙工器把它們在同一面上連線到rf端和基帶處理器端的天線上。需要一些技巧來確保直通過孔不會把rf能量從板的一面傳遞到另一面,常用的技術是在兩面都使用盲孔。可以通過將直通過孔安排在pcb板兩面都不受rf干擾的區域來將直通過孔的不利影響減到最小。

有時不太可能在多個電路塊之間保證足夠的隔離,在這種情況下就必須考慮採用金屬遮蔽罩將射頻能量遮蔽在rf區域內,但金屬遮蔽罩也存在問題,例如:自身成本和裝配成本都很貴;

外形不規則的金屬遮蔽罩在製造時很難保證高精度,長方形或正方形金屬遮蔽罩又使元器件布局受到一些限制;金屬遮蔽罩不利於元器件更換和故障定位;由於金屬遮蔽罩必須焊在地上,必須與元器件保持乙個適當距離,因此需要占用寶貴的pcb板空間。

盡可能保證遮蔽罩的完整非常重要,進入金屬遮蔽罩的數字訊號線應該盡可能走內層,而且最好走線層的下面一層pcb是地層。rf訊號線可以從金屬遮蔽罩底部的小缺口和地缺口處的佈線層上走出去,不過缺口處周圍要盡可能地多布一些地,不同層上的地可通過多個過孔連在一起。

儘管有以上的問題,但是金屬遮蔽罩非常有效,而且常常還是隔離關鍵電路的唯一解決方案。

此外,恰當和有效的晶元電源去耦也非常重要。許多整合了線性線路的rf晶元對電源的噪音非常敏感,通常每個晶元都需要採用高達四個電容和乙個隔離電感來確保濾除所有的電源噪音(見圖1)。

最小電容值通常取決於其自諧振頻率和低引腳電感,c4的值就是據此選擇的。c3和c2的值由於其自身引腳電感的關係而相對較大一些,從而rf去耦效果要差一些,不過它們較適合於濾除較低頻率的雜訊訊號。電感l1使rf訊號無法從電源線耦合到晶元中。

記住:所有的走線都是一條潛在的既可接收也可發射rf訊號的天線,另外將感應的射頻訊號與關鍵線路隔離開也很必要。

這些去耦元件的物理位置通常也很關鍵,

一塊積體電路或放大器常常帶有乙個開漏極輸出,因此需要乙個上拉電感來提供乙個高阻抗rf負載和乙個低阻抗直流電源,同樣的原則也適用於對這一電感端的電源進行去耦。有些晶元需要多個電源才能工作,因此你可能需要兩到三套電容和電感來分別對它們進行去耦處理,如果該晶元周圍沒有足夠空間的話,那麼可能會遇到一些麻煩。

記住電感極少並行靠在一起,因為這將形成乙個空芯變壓器並相互感應產生干擾訊號,因此它們之間的距離至少要相當於其中乙個器件的高度,或者成直角排列以將其互感減到最小。

電氣分割槽原則大體上與物理分割槽相同,但還包含一些其它因素。現代蜂窩**的某些部分採用不同工作電壓,並借助軟體對其進行控制,以延長電池工作壽命。這意味著蜂窩**需要執行多種電源,而這給隔離帶來了更多的問題。

電源通常從聯結器引入,並立即進行去耦處理以濾除任何來自線路板外部的雜訊,然後再經過一組開關或穩壓器之後對其進行分配。

蜂窩**裡大多數電路的直流電流都相當小,因此走線寬度通常不是問題,不過,必須為高功率放大器的電源單獨走一條盡可能寬的大電流線,以將傳輸壓降減到最低。為了避免太多電流損耗,需要採用多個過孔來將電流從某一層傳遞到另一層。此外,如果不能在高功率放大器的電源引腳端對它進行充分的去耦,那麼高功率雜訊將會輻射到整塊板上,並帶來各種各樣的問題。

高功率放大器的接地相當關鍵,並經常需要為其設計乙個金屬遮蔽罩。

在大多數情況下,同樣關鍵的是確保rf輸出遠離rf輸入。這也適用於放大器、緩衝器和濾波器。在最壞情況下,如果放大器和緩衝器的輸出以適當的相位和振幅反饋到它們的輸入端,那麼它們就有可能產生自激振盪。

在最好情況下,它們將能在任何溫度和電壓條件下穩定地工作。實際上,它們可能會變得不穩定,並將噪音和互調訊號新增到rf訊號上。

如果射頻訊號線不得不從濾波器的輸入端繞回輸出端,這可能會嚴重損害濾波器的帶通特性。

有時可以選擇走單端或平衡rf訊號線,有關交*干擾和emc/emi的原則在這裡同樣適用。平衡rf訊號線如果走線正確的話,可以減少雜訊和交*干擾,但是它們的阻抗通常比較高,而且要保持乙個合理的線寬以得到乙個匹配訊號源、走線和負載的阻抗,實際佈線可能會有一些困難。

緩衝器可以用來提高隔離效果,因為它可把同乙個訊號分為兩個部分,並用於驅動不同的電路,特別是本振可能需要緩衝器來驅動多個混頻器。當混頻器在rf頻率處到達共模隔離狀態時,它將無法正常工作。緩衝器可以很好地隔離不同頻率處的阻抗變化,從而電路之間不會相互干擾。

緩衝器對設計的幫助很大,它們可以緊跟在需要被驅動電路的後面,從而使高功率輸出走線非常短,由於緩衝器的輸入訊號電平比較低,因此它們不易對板上的其它電路造成干擾。

還有許多非常敏感的訊號和控制線需要特別注意,但它們超出了本文**的範圍,因此本文僅略作論述,不再進行詳細說明。

諧振電路(乙個用於發射機,另乙個用於接收機)與vco有關,但也有它自己的特點。簡單地講,諧振電路是乙個帶有容性二極體的並行諧振電路,它有助於設定vco工作頻率和將語音或資料調製到rf訊號上。

所有vco的設計原則同樣適用於諧振電路。由於諧振電路含有數量相當多的元器件、板上分布區域較寬以及通常執行在乙個很高的rf頻率下,因此諧振電路通常對雜訊非常敏感。訊號通常排列在晶元的相鄰腳上,但這些訊號引腳又需要與相對較大的電感和電容配合才能工作,這反過來要求這些電感和電容的位置必須靠得很近,並連回到乙個對雜訊很敏感的控制環路上。

要做到這點是不容易的。

自動增益控制(agc)放大器同樣是乙個容易出問題的地方,不管是發射還是接收電路都會有agc放大器。agc放大器通常能有效地濾掉雜訊,不過由於蜂窩**具備處理發射和接收訊號強度快速變化的能力,因此要求agc電路有乙個相當寬的頻寬,而這使某些關鍵電路上的agc放大器很容易引入雜訊。

設計agc線路必須遵守良好的模擬電路設計技術,而這跟很短的運放輸入引腳和很短的反饋路徑有關,這兩處都必須遠離rf、if或高速數碼訊號走線。同樣,良好的接地也必不可少,而且晶元的電源必須得到良好的去耦。如果必須要在輸入或輸出端走一根長線,那麼最好是在輸出端,通常輸出端的阻抗要低得多,而且也不容易感應雜訊。

通常訊號電平越高,就越容易把雜訊引入到其它電路。

在所有pcb設計中,盡可能將數位電路遠離模擬電路是一條總的原則,它同樣也適用於rf pcb設計。公共模擬地和用於遮蔽和隔開訊號線的地通常是同等重要的,問題在於如果沒有預見和事先仔細的計畫,每次你能在這方面所做的事都很少。因此在設計早期階段,仔細的計畫、考慮周全的元器件布局和徹底的布局評估都非常重要,由於疏忽而引起的設計更改將可能導致乙個即將完成的設計又必須推倒重來。

這一因疏忽而導致的嚴重後果,無論如何對你的個人事業發展來說不是一件好事。

同樣應使rf線路遠離模擬線路和一些很關鍵的數碼訊號,所有的rf走線、焊盤和元件周圍應盡可能多填接地銅皮,並盡可能與主地相連。類似麵包板的微型過孔構造板在rf線路開發階段很有用,如果你選用了構造板,那麼你毋須花費任何開銷就可隨意使用很多過孔,否則在普通pcb板上鑽孔將會增加開發成本,而這在大批量生產時會增加成本。

如果rf走線必須穿過訊號線,那麼盡量在它們之間沿著rf走線布一層與主地相連的地。如果不可能的話,一定要保證它們是十字交*的,這可將容性耦合減到最小,同時盡可能在每根rf走線周圍多布一些地,並把它們連到主地。此外,將並行rf走線之間的距離減到最小可以將感性耦合減到最小。

在pcb板的每一層,應布上盡可能多的地,並把它們連到主地面。盡可能把走線靠在一起以增加內部訊號層和電源分配層的地塊數量,並適當調整走線以便你能將地連線過孔布置到表層上的隔離地塊。應當避免在pcb各層上生成游離地,因為它們會像乙個小天線那樣拾取或注入噪音。

在大多數情況下,如果你不能把它們連到主地,那麼你最好把它們去掉。

符合要求的pcb,其布局與佈線兼顧效能、外觀、工藝、emc等方面。所以,pcb layout也是乙個非常重要的技能。

手機PCB設計時RF布局技巧

更多電子資料請登入賽微電子網 手機功能的增加對pcb板的設計要求更高,伴隨著一輪藍芽裝置 蜂窩 和3g時代來臨,使得工程師越來越關注rf電路的設計技巧。射頻 rf 電路板設計由於在理論上還有很多不確定性,因此常被形容為一種 黑色藝術 但這個觀點只有部分正確,rf電路板設計也有許多可以遵循的準則和不應...

布局與勇氣

所謂經營保單,其 布局 也就是成交之前的一連串預備動作。我們最常犯的錯誤,即是拜訪完第一次,第二次即送建議書,而後一次一次地鎩羽而歸中消磨了鬥志與士氣。孫子兵法 雲 一而戰,再而衰,三而竭。最好是決戰那一天 送建議書之日 就要成交,以後再拜訪,又得另起爐灶,重新 兵疲馬乏,離成交越來越遠。正確的做法...

倉庫規劃與布局

倉庫規劃與設計 一 倉庫規劃原則 倉庫規劃方案應能做到以盡可能低的成本,實現貨物在倉庫內快速 準確地流動。這個目標的實現,要通過物流技術 資訊科技 成本控制和倉庫的組織結構的一體化策略才能達到。倉儲系統的物流規劃原則不是一成不變的,要視具體情況而定。在特定場合下,有些原則是互相影響的,甚至互相矛盾。...