1.實驗前的準備
(1)實驗教材:eda與數字系統設計第2版(李國麗主編)(重點內容p11~24、p43~48、p295~296、p291~295)
實驗參考書:數位電路(賈立新主編)(重點內容3.3節vhdl語言,5.2節可程式設計邏輯器件,第8章數字系統設計基礎)
2.實驗內容安排
(1)講課——可程式設計邏輯器件原理(約1學時)
(2)quartusii操作練習
操作步驟可參考實驗教材p1~p24,或者參考網上**資料「qurtusii基本操作」,依據操作步驟完成以下兩個簡單設計題:
組合邏輯電路設計:8位二進位制加法器設計
採用原理圖輸入法,利用元件庫中的74283級聯構成,在deii實驗板上**驗證。
a[7..0]從sw[7]~sw[0]輸入,b[7..0]從sw[15]~sw[8]輸入,s[7..0]從ledr[7]~ledr[0]輸出,cout從ledr[8]輸出。
時序邏輯電路設計:同步十進位制加法計數器設計
用vhdl語言程式設計(源**參考《數位電路》p187),在deii實驗板上**驗證。
cp脈衝從key[0]輸入,clr從sw[0]輸入,cs從sw[1]輸入,q[3..0]從ledr[3]~ledr[0]輸出。
(3)講課——數字頻率計設計(結合設計例項介紹vhdl語言,約1學時)
(4)參考實驗指導書p43~p48,完成數字頻率計的設計輸入、**、**、驗收。
(5)選作題:倒計時秒錶(最大計時值30秒,功能自行設定,如計時過程中可以暫停,倒計時到零時通過蜂鳴器發出提示音,倒計時值可以隨意設定等,根據完成情況給分)
以下內容為實驗時間兩周的學生必做內容。
(6)4位移相—相加型乘法器設計(包括講課1小時)
3.實驗報告要求
(1)實驗後寫好設計報告,由課代表將電子文件收齊後,實驗結束兩周內上交。
(2)教材或ppt課件中已有的vhdl**不放入報告中
(3)**圖用螢幕拷貝後貼上到word文件中,其它圖用visio工具自行製作
(4)對文中的每一張圖均應有文字說明
(4)禁止抄襲拷貝,一經發現,報告零分處理。
(5)實驗報告模板。
數位電路與數字邏輯大型實驗報告
姓名黑體三號,加粗,居中
指導教師
專業班級專業全稱(班級,如0901)
學院資訊工程學院
提交日期 20xx年x月x日
一、實驗內容
1.2.
3.……
二、數字頻率計的設計
1.工作原理
2.數字頻率計頂層原理圖
3.底層模組的**結果
4.專案處理
(1)器件選定
(2)管腳鎖定
(3)程式設計**
(4)頻率測量
三、倒計時秒錶設計
1.設計方案
圖1 數字頻率計原理框圖
2.頂層原理圖或vhdl**
3.測試結果
三、實驗體會
實驗中遇到什麼問題?如何解決?實驗收穫和建議。
數電實驗 實驗三
實驗三實驗3 解碼器及其應用 姓名 朱金棟學號 2011303491 班級 14011106 一實驗目的 1 掌握中規模整合解碼器的邏輯功能和使用方法 2 熟悉掌握整合解碼器74ls138的應用 3 掌握整合解碼器的擴充套件方法 二實驗裝置 數位電路實驗箱 積體電路74ls20 積體電路74ls13...
數位電路大型實驗
數位電路與數字邏輯大型實驗報告 姓名 學號 xx 指導老師 x 專業班級 計科1201 學院 電腦科學與技術學院 提交日期 2014年5月26日 一 實驗內容 數字頻率計的設計。二 4位數字頻率計設計 1 設計題目 設計一4位數字頻率計,測量範圍為0 9999hz,假設被測訊號為標準的方波訊號。2 ...
數電實驗實驗報告
一 試驗用積體電路引腳圖 74ls00積體電路74ls20積體電路 四2輸入與非門雙4輸入與非門 二 實驗內容 1.實驗一 自擬 並記錄 2.實驗二 密碼鎖的開鎖條件是 撥對密碼,鑰匙插入鎖眼將電源接通,當兩個條件同時滿足時,開鎖訊號為 1 將鎖開啟。否則,報警訊號為 1 則接通警鈴。試分析密碼鎖的...