數字電子線路K答案

2022-11-20 09:12:04 字數 2786 閱讀 6935

淮南師範學院20 - 20 學年度第學期試卷k卷 (閉卷)

課程數字電子線路系別年級專業班級學號姓名

一、填空題:(每空2分,共30分)

1、(2010)dbh8421bcd。

2、倉庫門上裝了兩把暗鎖,a、b兩位保管員各管一把鎖的鑰匙,必須二人同時開鎖才能進庫。這種邏輯關係為

3、邏輯函式式f=ab+ac的對偶式為最小項表示式為

4、3個jk觸發器組成的計數器,最多有效狀態是個。

5、從結構上看,時序邏輯電路的基本單元是

6、555定時器主要由基本rs鎖存器、輸出反相緩衝器及

放電三極體幾個部分組成。

7、對於一位二進位制數值比較器來說a>b可表示為

8、a/d轉換的一般步驟為:取樣,保持編碼。

9、要使jk觸發器按工作,則jk觸發器的激勵方程應寫為如果用d觸發器實現這一轉換關係,則d觸發器的激勵方程應寫為

10、將2004個「1」異或起來得到的結果是

二、選擇題:(每題2分,共16分)

1、已知,下列結果正確的是( )

a.y=a b.y=b c. d.y=1

2、已知a=(10.44)10(下標表示進製),下列結果正確的是( )

a. a=(1010.1)2 b.a=(0a.8)16

c. a=(12.4)8 d.a=(20.21)5

3、下列說法不正確的是( )

a.當高電平表示邏輯0、低電平表示邏輯1時稱為正邏輯

b.三態門輸出端有可能出現三種狀態(高阻態、高電平、低電平)

c.oc門輸出端直接連線可以實現正邏輯的線與運算

d.集電極開路的門稱為oc門

4、以下錯誤的是( )

a.數字比較器可以比較數字大小

b.半加器可實現兩個一位二進位制數相加

c.編碼器可分為普通全加器和優先編碼器

d.上面描述至少有乙個不正確

5、下列電路中,不屬於組合邏輯電路的是 ( )。

a.解碼器 b.全加器 c.暫存器 d.編碼器

6、乙隻四輸入端或非門,使其輸出為1的輸入變數取值組合有種。

a.15b.8 c.7d.1

7、n個觸發器可以構成最大計數長度(進製數)為的計數器。

b.2n d.

8、函式f=ab+bc,使f=1的輸入abc組合為( )

a.abc=000b.abc=010 c.abc=101d.abc=110

三、判斷題(每題1分,共6分)

1、邏輯變數的取值,1比0大

2、乙個邏輯函式的所有最小項之和為1

3、約束項就是邏輯函式中不允許出現的變數取值組合,用卡諾圖化簡時,可將約束項當作1,

也可當作 0

4、因為邏輯表示式a+b+ab=a+b成立,所以ab=0成立

5、計數器除了能對輸入脈衝進行計數,還能作為分頻器用

6、時序電路不含有記憶功能的器件

四、化簡題(3小題,共12分)

1、用卡諾圖法化簡求的最簡與或式。

(本題4分)

2、已知a、b為輸入,f為輸出,波形如下圖所示。根據波形圖寫出真值表及

函式f的表示式。(5分)

解: (1) 由波形圖可得真值表:

(2) 由真值表可知:f=a⊕b

3、用公式法化求的最簡與或式(本題3分)

五、綜合題(4小題,共34分)

1、組合邏輯電路分析。(10分)

(1)寫出下圖組合邏輯的函式表示式;(3分)

(2)根據表示式寫出真值表;(3分)

(3)分析電路的邏輯功能。(4分)

解:(1)從輸入端開始逐級寫出函式表示式。(3分)

(2)列出真值表。(3分)

(3)分析電路的邏輯功能 。(4分)

分析:a、b、c 三人對某事件進行表決,同意用「1」表示;

不同意用「0」表示。

表決結果為f

f = 1:該事件通過;

f = 0:該事件未通過。

結論:多數表決邏輯。

2、試用3線—8線解碼器74ls138和閘電路實現下列函式。(8分)

z(a、b、c)=ab+c

解:z(a、b、c)=ab+c=ab(c+)+c(b+)

=abc+ab+bc+c

= m 1+ m 3+ m 6+ m7

= (4分)

(4分)

3、時序邏輯電路設計。(10分)

某計數器的波形如下圖所示,要求:

(1)列出狀態轉移真值表,畫出狀態轉移圖。(4分)

(2)試確定該計數器的計數迴圈中有幾個迴圈狀態。(3分)

(3)若採用d觸發器,寫出相應的激勵函式。(3分)

解:(1)從波形圖可以看出,從第乙個計數脈衝開始,q3q2q1=010,到第六個計數脈衝作用後,q3q2q1=101。從第七個計數脈衝開始,電路又回到了起始狀態q3q2q1=010,故該計數器為模6的計數器。

(3分)

(2)狀態轉移真值表如下:(2分)

(3)狀態轉移圖如下:(2分)

(4)若採用d觸發器,相應的激勵函式為:(3分)

4、74ls161是同步4位二進位制加法計數器,其邏輯功能表如下,試分析下列電路是幾進製計數器,並畫出其狀態圖。(8分)

74ls161邏輯功能表

1.當74ls161從0000開始順序計數到1010時,與非門輸出「0」,清零訊號到來,非同步清零。(2分)

2.該電路構成同步十進位制加法計數器。(2分)

3.狀態圖(4分)

4.q1、q2的波形各3分。

數字電子線路F

淮南師範學院20 20 學年度第學期試卷f卷 閉卷 課程數字電子線路院系專業年級 班級學號姓名 一 填空題 每空2分,共30分 1 npn型晶體三極體工作在飽和狀態時,其發射結和集電結的外加電壓分別處於偏置,偏置。2 組合邏輯電路不含具有功能的元件。3 十進位制數865對應的8421bcd碼為 4 ...

通訊電子線路

1 填空 1.併聯諧振迴路做負載時,採用部分介入的目的是 若接入係數增大,q值 諧振頻率 導頻阻抗 2.小型號多極放大電路中產生不穩定因素是為了消除自激振盪可用和 3.高頻調諧功放中減小集電極電流的導通可功率放大器效率,其基極偏置係數 4.lc振盪器可產生的頻率,rc振盪器可產生頻率 石英晶體振盪器...

電子線路CAD

新增元件庫protel dos schematic libraries 拿到試卷後看試卷 1.先建資料夾 做第一題 第一題2.開啟dxp,建pcb專案,儲存倒建資料夾中3.建原理圖,並儲存 4.點選右鍵,選項 文件選項,取消圖紙明細5.畫 6.按要求畫電路圖 7.儲存 8.生成材料清單 9.生成網路...