數字電子技術基礎I B

2023-01-09 00:36:02 字數 2007 閱讀 8029

東北大學繼續教育學院

數字電子技術基礎i 試卷(作業考核線下) b 卷(共 5 頁

一、(20分)選擇題,每題2分。

答案:1027888482

1.有符號位二進位制數的原碼為(11101),則對應的十進位制為( )。

a、-29 b、+29 c、-13 d、+13

2.邏輯函式的最簡的與或式

a、ac+bd; b、 c、ac+b d、a+bd

3. 邏輯函式的f=的標準與或式為( )。

a、 b、 c、 d、

4.邏輯函式y(a,b,c)=的最簡與或非式為( )。

a、 b、 c、 d、

5.邏輯函式y(a,b,c,d)=其約束條件為ab+ac=0則最簡與或式為( )。

a、 b、

c、 d、

6.下圖為ttl邏輯門,其輸出y為( )

a、0 b、 1 c、 d、

7.下圖為od門組成的線與電路其輸出y為( )

a、1 b、0 c、 d、

8.下圖中觸發器的次態方程qn+1為( )。

a、a b、0 c、qn d、n

9.rs觸發器要求狀態由0→1其輸入訊號為( )。

a、rs=01 b、rs=×1 c、rs=×0 d、rs=10

10.電源電壓為+12v的555定時器、組成施密特觸發器,控制端開路,則該觸發器的回差電壓△vt為( )。

a、4v b、6vc、8vd、12v

二、(10分)判斷題,每題1分。

1.ttl閘電路在高電平輸入時,其輸入電流很小,74ls系列每個輸入端的輸入電流在40ua以下( )

2.三態門輸出為高阻時,其輸出在線電壓為高電平( )

3.超前進製加法器比序列進製加法器速度慢( )

4.解碼器哪個輸出訊號有效取決於解碼器的位址輸入訊號( )

5.五進製計數器的有效狀態為五個( )

6.施密特觸發器的特點是電路具有兩個穩態且每個穩態需要相應的輸入條件維持。( )

7、當時序邏輯電路存在無效迴圈時該電路不能自啟動( )

8.rs觸發器、jk觸發器均具有狀態翻轉功能( )

9.d/a的含義是模數轉換( )

10.構成乙個7進製計數器需要3個觸發器( )

三、(10分)填空題,每空1分。

1.八進位制數(34.2)8的等值二進位制數為2;

十進位制數98的8421bcd 碼為8421bcd 。

2. ttl 與非門的多餘輸入端懸空時,相當於輸入電平。

3. 下圖所示電路中的最簡邏輯表示式為

4. 乙個jk觸發器有( )個穩態,它可儲存( )位二進位制數。

5. 若將乙個正弦波電壓訊號轉換成同一頻率的矩形波,應採用( )電路。

6. 常用邏輯閘電路的真值表如下表所示,則f1、f2、f3分別屬於何種常用邏輯門。

f1f2f3

四、(60分) 分析計算題。

1、(本題15分)

(1)、用代數法化簡為最簡與或式(7分)

(2)、用卡諾圖法化簡為最簡或與式 (8分)

約束條件:

2、如圖所示電路在vi=0.3v和vi=5v時輸出電壓v0分別為多少,三極體分別工作於什麼區(放大區、截止區、飽和區)。(10分)

3、試用圖示3線-8線解碼器74ls138和必要的閘電路產生如下多輸出邏輯函式。要求:(1)寫出表示式的轉換過程(7分);(2)在給定的邏輯符號圖上完成最終電路圖。(8分)

4、試分析同步時序邏輯電路,要求寫出各觸發器的驅動方程、狀態方程,畫出完整的狀態轉換圖(按q3q2q1排列)。(10分)

5、用74ls160及少量的與非門組成能顯示00~48的計數器(10分)

數字電子技術基礎

數字電子技術練習 1 20分 試根據圖示輸入訊號波形分別畫出下列各ttl電路的輸出波形,設圖中觸發器初態為 0 2 15分 1 分析圖示邏輯電路 寫出輸出x y的表示式,列真值表,簡述邏輯功能 2 用3線 8線解碼器74138實現該電路 允許附加與非門 3 15分 設計一裁判表決電路,乙個主裁判兩票...

秋季數字電子技術基礎 A卷

xx大學試卷 課程 課程 數字電子技術基礎 a卷 一 填空題 共30分,每空2分 1 1010011.01 2816 2 邏輯函式的最大項表示式為 寫成型的最小項表示式為 寫成型 3 卡諾圖的相鄰有幾何相鄰 4 ttl或非門多餘輸入端的處理方法是 5 邏輯代數中的三種基本邏輯運算是 6 用來描述邏輯...

《數字電子技術基礎》答案與題目

1 用卡諾圖將以下函式式化簡偉最簡與或式 f cd b c ab abcd 解 1 畫出f的卡諾圖。abcd 00 01 11 10 0001 1110 2 畫k圈化簡函式。3 畫出最簡與或式如下 f c b abd 上圖 f c b ab acd 下圖 2設計乙個開關控制燈亮的邏輯電路,分別用變數...