數字電子技術公開

2022-12-04 06:54:03 字數 1195 閱讀 2676

華東交通大學2006—2007學年第一學期考試卷

公布日期:2007.6       試卷編號:    (a)卷

數字電子技術課程課程類別:必閉卷考試日期:06.12.28

考生注意事項:1、本試卷共6頁,總分100分,考試時間120分鐘。

2、考試結束後,考生不得將試卷、答題紙和草稿紙帶出考場。

3、考生不得拆卷,撕下草稿紙後請在草稿紙上寫上姓名。

一、判斷題(每題 2分,共12分)

1. ttl數字積體電路輸入端懸空相當於輸入高電平。( )

2. 電路負載加重是指負載電阻增加。( )

3. 工程上可以將數字積體電路的輸入端連線在一起。( )

4. 工程上也可以將數字積體電路的輸出端連線在一起。( )

5 oc輸出器件如果在輸出端不接上拉電阻,則只有輸出低電平時是正常的。( )

6. 三態輸出器件的輸出端可以無條件地連線在一起。( )

二、基本題 (共35分)

(4分)

2.邏輯函式的最小項之和形式為4分)

3. 64k×4的ram有根位址線和資料線。(3分)

4. 3輸入—8輸出解碼器74138,若其輸出時,對應的輸入**是2分)

5. 對於乙個8位的d/a轉換器,若最小輸出電壓增量為0.02v,試問當輸入**為***時,輸出電壓為多少?(3分)

5.用卡諾圖法將下列函式化簡成最簡「與-或」表示式。(7分)

(1).

(2).

6. 圖2.1所示各電路均為ttl電路,試畫出在輸入訊號a、b作用下各輸出端的波形(設d觸發器和jk觸發器的初態為零,,)。(12分)

三、分析題(共25分)

1. 分析圖3.1所示電路功能,列出真值表並寫出輸出f的最簡表示式。74153的功能表見表3-1(7分)

2. 分析圖3.2所示電路,寫出電路的輸入表示式並作出狀態圖。74161功能表見表3-2。(8分)

3.下圖所示電路為由555定時器構成的多諧振盪器,求它的振盪週期,並對應畫出、波形。(10分)

四、設計題(共 28 分)

1. 試用整合計數器74161設計乙個8421bcd碼十進位制計數器,74161功能表見表3-2。(8分)

2. 試用d觸發器設計一同步時序電路,其狀態圖如圖4.1所示。(12分)

3. 試用四位加法器74ls283和適當的門電路設計乙個對a的求補碼電路,,其中為符號位。(8分)

數字電子技術複習

第三章自我檢查題 一 填空題 1 ttl與非門輸出帶同類閘電路灌電流負載個數增多時,其輸出電平uol 上公升 2.三態輸出門輸出的三個狀態是高電平 低電平 高阻態 3.某ttl與非門的延遲時間tplh 15ns tphl 10ns,輸入訊號為占空比q 50 的方波,則該方波的頻率不得高於 40mhz...

數字電子技術答案

電力系統專業課程系列 數字電子技術基礎 作業集1 數字邏輯基礎 參 一 單項選擇 答案 1 b 2 d 3 d 4 a 5 b 6 c 7 d 8 a 9 d 10 b 11 c 12 c 13 c 14 b 二 填空 答案 1 十進位制 二進位制 2 逢二進一 2i 3 逢十六進一 16i 4 正...

數字電子技術基礎

數字電子技術練習 1 20分 試根據圖示輸入訊號波形分別畫出下列各ttl電路的輸出波形,設圖中觸發器初態為 0 2 15分 1 分析圖示邏輯電路 寫出輸出x y的表示式,列真值表,簡述邏輯功能 2 用3線 8線解碼器74138實現該電路 允許附加與非門 3 15分 設計一裁判表決電路,乙個主裁判兩票...