數電複習題有標準答案

2022-08-19 18:09:03 字數 4489 閱讀 3522

第一章一、填空題

1.二進位制數是以 2 為基數的計數體制,十進位制數是以 10 為基數的計數體制,十六進製制數是以 16 為基數的計數體制。

2.二進位制數只有 0 和 1 兩個數碼,其計數的基數是 2 ,加法運算進製關係為逢2進一 。

3.十進位制數轉換為二進位制數的方法是:整數部分是除2取餘法,小數部分用乘2取整法。

4.十進位制數(23.76)轉換為二進位制數為 (10111.

110)2 ,8421bcd碼 (00100011.01110110)8421bcd ,餘三碼為 (01010110.10101001)餘3bcd 。

5.二進位制數轉換為十進位制數的方法為各位加權係數之和 。

6.將二進位制數(1011011)表示為加權係數之和的形式 2×1+2×1+2×1+2×1+2×1 。

7.格雷碼的特點是相連不同,其餘各位相鄰兩組**只有一位**不同,其餘**都相同 。

8.數位電路主要是輸出與輸入之間的邏輯關係 ,故數位電路又稱邏輯電路 。

二、判斷題。

1.二進位制數是以2為基數的計數體制(√)

2.二進位制數的權值是10的冪。(×)

3.十進位制數整數轉換為二進位制數的方法是採用「除2取餘法」( √)

碼是用4位二進位制數表示1位十進位制數。(√)

5.二進位制數轉換為十進位制數的方法是各位加權係數之和。(√)

6.模擬電路又稱邏輯電路。(×)

7.餘3bcd碼是用3位二進位制數表示1位十進位制數。(×)

8.二進位制數整數最低位的權值為2。(×)

三、選擇題。

1.1010的基數是(b)

a10 b2 c16 d任意數

2.下列數中,不是餘3碼的是(d)

a 1011 b1010 c 0110 d 0000

3.二進位制數最低位的權值是(b)

a 0 b 1 c 2 d 4

4.十進位制數的權值是(a)

a 10的冪 b2的冪 c16的冪 d 8的冪

5.二進位制數的權值為(b)

a 10的冪 b2的冪 c 16的冪 d 8的冪

6.在二進位制計數系統中每個變數的取值為(a)

a 0和 1 b 0—7 c 0—10 d 0—16

7.十進位制計數系統包含(b)

a 六個數字 b 十個數字 c 十六個數字 d 三十二個數字

8.(1000100101110101)8421bcd對應的十進位制數為(b)

a 8561 b 8975 c7ad3 7971

第二章一、填空題。

1.邏輯變數和邏輯函式只有 0,1 兩種取值,它們僅代表兩種相反的邏輯狀態。

2.描述邏輯函式值與對應變數取值關係的**叫真值表 。

3.基本邏輯關係有三種,它們是與或非 。

4.常用的復合邏輯運算有與非 , 或非 ,與或非, 異或 ,同或。

5.與或邏輯函式的標準表示式是最小項表示式 。

6.邏輯函式y=ab』+(a』b)』的反函式是y=(a+b)(a+b) ,對偶式是y=(a+b)(a+b) 。

7.摩根定律的兩種形式是互為對偶式 。

8.最簡與或式的標準是邏輯式中的與項最少;每個乘積項中的變數最少。

9.邏輯函式常用的化簡方法有代數法和卡諾圖法 。

10、邏輯函式中任意二個最小項之積為 0 。

二、判斷題。

1.邏輯函式的標準與或式又稱最小項表示式,它是惟一的。(√)

2.列邏輯函式真值表時,若變數在表中的位置變化,就可以列出不同的真值表。(×)

3.無論變數如何取值,幾個最小項之和都是零,則這幾個最小項須是無關項。(√)

4.卡諾圖化簡邏輯函式的本質就是合併相鄰最小項。(√)

三、選擇題。

1.邏輯函式y=ab的反函式是(d)

a y』=a』b b y』=ab』 c y=(ab)』 da,b,c都是

2..邏輯函式y1=ab和y2=a⊙b滿足(d)

a y1與y2互為反函式b y1與y2互為對偶式

c y1與y2相等d y1和y2既互反也對偶

個變數最小項的個數共有(c)

a 2n b n乘以n c 2的n次方 d 2的n次方減1

4.使邏輯函式y=(a+bc』)』(a+b)為1的變數取值是(c)

a 001 b 101 c 011 d 111

5.函式y1=ab+bc+ac與y2=a』b』+b』c』+a』c』(d)

a 互為對偶式 b 互為反函式 c 相等 d a,b,c都不對

第四章一、填空題

1、組合邏輯電路的特點是輸出狀態只於輸入訊號有關 ,與電路原有狀態無關 ,其基本單元電路是閘電路 。

2、編碼器按功能的不同分為三種: 二進位制編碼器 、 二-十進位制編碼器 、 優先編碼器 。

3、解碼器按功能的不同分為三種:二進位制解碼器 、 二-十進位制解碼器 、 顯示解碼器 。

4、輸入3位二進位制**的二進位制解碼器應有 8 個輸入端,共輸出 8 個最小項。

5、8選1資料選擇器在所有輸入資料都為1時,其輸出標準與或表示式共有

8 個最小項。

6、全加器有三個輸入端,它們分別為被加數 , 加數和相鄰低位進數字 ;輸出端有兩個,分別為本位和 、 進製數 。

7、數值比較器的功能是用以比較二組二進位制數的大小或相等 。

8、在組合邏輯電路中,消除競爭冒險現象的主要方法有: 加選通脈衝

加封鎖脈衝 、 輸出端接濾波電容 、 修改設計增加冗餘項 。

二、判斷題(正確的題在括號內填「√」,錯誤的題填「×」 )

1、閘電路是最簡單的組合邏輯電路

2、組合邏輯電路全部由閘電路組成

3、資料選擇器用以將乙個輸入資料分配到多個指定輸出端上的電路。 (× )

4、顯示解碼器cc14547既可用以驅動半導體數碼顯示器,也可用以驅動液晶顯示器

5、數值比較器是用於比較兩組二進位制數大小或相等的電路

6、加法器是用於對兩組二進位制數進行比較的電路

7、優先編碼器只對多個輸入編碼訊號中優先權最高的訊號進行編碼。 (√ )

三、選擇題(將正確的答案填入括號內)

1、二—十制編碼器的輸入訊號應有d )

a、2個 b、4個 c、8個 d、10個

2、輸入為n位二進位制**的解碼器輸出端個數為c )

a、n2個 b、2n個 c、2n個 d、n個

3、8位序列進製加法器由a )

a、8個全加器組成 b、8個半加器組成

c、4個全加器和4個半加器組成 d、16個全加器組成

4、從多個輸入資料中選擇其中乙個輸出的電路是b )

a、資料分配器 b、資料選擇器c、數值比較器 d、編碼器

5、能對二進位制數進行比較的是c )

a、資料分配器 b、資料選擇器c、數值比較器 d、編碼器

6輸出低電平有效的二—十進位制解碼器輸出y5』=0時它的輸入**為(a ) a.0101 b、0011 c、1001 d、0111

第五章自我檢測題

一,填空題

1. 觸發器具有_兩個_穩定狀態,其輸出狀態由觸發器的___輸入訊號__和__原有_狀態組成。

2. 基本rs觸發器有_置0_,_置1__ ,_保持三種可使用的功能。對於有與非門組成的基本rs觸發器,在rd』=時,觸發器保持原狀態;在rd』=1,sd』=1時,觸發器 _置0_ ;在rd』=0時.

sd』=1時,觸發器_;不允許rd=0,sd』=0存在,排除這種情況出現的約束條件是__r + s_=1_____.

3. 由或非門組成的基本rs觸發器在rd=0,sd=1時,觸發器___置1___;在rd=時,觸發器_置0__;在rd=0,sd=0時,觸發器保持原狀態 ;不允許rd=1,sd=1存在,排除這種情況出現的約束條件是_rdsd_=0 .

4. 邊沿jk觸發器具有_置0_,_置1_,_保持_,_計數_功能,其特性方程為_q =jq + kq_ .對於具有非同步置0端rd』和置1端sd』的ttl邊沿jk觸發器,在rd』=1,sd』=1,要使qn+1=(qn)』時,要求j為_高電平_.

k為_高電平_;如要求qn+1=qn時,則要求j為_低電平_.k為_低電平_;如要求qn+1=1時,要求j為_高電平_,k為_低電平_;如要求qn+1=0時,要求j為_低電平_,k為_高電平.

5. 維持阻塞d觸發器具有_置0_和_置1_功能,其特性方程為_q = d _.如將輸入d和輸出q』相連後,則d觸發器處於_計數_狀態.

6. 特性表用以表示觸發器的__次態_和_輸入訊號_與_現態_之間的關係。

二,判斷題

1. 乙個觸發器可儲存1位二進位制。(√ )

2. 由與非門組成的基本rs觸發器可用rd』和sd』端輸入的訊號直接進行置0或置1.( √ )

3. 上公升沿觸發器在時鐘脈衝cp=1期間,輸出狀態隨訊號變化。(× )

學校體育學複習題標準答案

第一類 名詞解釋 1 騎士七藝 在11 15世紀的騎士教育中,騎馬 游泳 投槍 擊劍 狩獵 下棋和吟詩,是其主要內容和形式。2 快樂之家學校 義大利的維多利亞創辦的學校,將學生按年齡及興趣分組,並組織學生每天到戶外跑跳 騎馬 游泳 射箭 擊劍或玩球類遊戲,因此被尊稱為 第乙個新式的學校教師 3 軍國...

模電複習題

1.將 pn 結加適當的正向電壓,則空間電荷區將 a 變寬 b 變窄 c 不變 2.當溫度公升高時,半導體的導電能力將 a 增強 b 減弱 c 不變 3.電路如圖所示,設全部二極體均為理想元件,當輸入電壓 ui 10sintv時,輸出電壓最大值為 10v 的電路是圖 4.路如圖所示,若忽略二極體 d...

模電複習題

一 選擇題 1 在本徵半導體中加入 a 元素可形成n型半導體。a.五價 b.四價 c.三價 2 三極體三種基本組態放大電路中,既有電壓放大能力又有電流放大能力的組態是 a a.共射級電路 b.共基極電路 c.共集電極電路 3 整合放大電路採用直接耦合方式的原因是 c a.便於設計 b.放大交流訊號 ...