數位電路總結

2022-08-05 15:57:08 字數 1836 閱讀 6042

數位電路總結(2009)

一、 數位電路的概念

二、 數碼訊號的概念

1 定義:在時間上、幅度上均離散的訊號就是數碼訊號

2 種類:二值訊號和多值訊號

3 表示:高電平和低電平

4 電平與電壓的區別:

5 0、1與高低電平的關係(正邏輯、負邏輯)

6 高、低電平的電壓範圍

1)ttl、cmos器件有所不同

2)相同器件輸入電平與輸出電平範圍不同

3)ttl、cmos器件輸入輸出電壓範圍

三、數字積體電路的概念

1、分類

注意:(1)74hc和74c系列的功能和引腳排列與ttl系列相同,可共用相同電源+5v,但兩者不能直接連線(因為它們的高、低電平不同),如:74hc00和74ls00;

(2)74hct系列相容ttl系列,即它們的邏輯功能、引腳排列和電平範圍均相同,如:74hct00和74ls00。

2、常用積體電路的型號:要記住(從第2章到第10章)

3、積體電路的效能引數:電源電壓、輸入/出電平、功耗、輸入/出電流、工作速度或傳輸延時

四、數位電路基礎知識

ch1、 ch2、 ch3

第一章:

二進位制、八進位制、十進位制、十六進製制之間的相互轉換;

二進位制、十進位制等用8421bcd碼或5421bcd碼表示;

原碼、反碼、補碼的概念及求法(包括無符號的二進位制數和帶符號的二進位制數)

第二章:

1、各種邏輯門的符號(國內、國外);

2、常用邏輯門的型號;(書p41)

3、兩種特殊的邏輯門:oc門、三態(ts)門

第三章:邏輯代數基礎

1、兩種化簡方法:公式法和卡諾圖法

2、邏輯表示式、真值表、卡諾圖、邏輯電路圖之間的等效關係(已知其1可求其3)

3、兩種標準邏輯表示式的求法及相互轉換

4、將一種邏輯表示式用多種不同形式表示(與非式、或非式、與或非式、或與式)

五、數位電路的分類

1、組合邏輯電路

2、時序邏輯電路:包括同步和非同步

六、組合邏輯電路的分析與設計

1、分析和設計的步驟(各自的難點)

2、常用分析與設計的例子(書上例題)

3、常用中規模塊合邏輯器件的功能及應用(分析和設計中分別應用)

七、時序邏輯電路的分析和設計

1、觸發器可構成:暫存器、計數器和其它時序邏輯電路

=》時序邏輯電路離不開觸發器。

2、常用觸發器:

3、暫存器

4、計數器

1)兩種電路形式:由整合觸發器搭建(設計)乙個計數器;

積體電路計數器。

2)分類:同步、非同步、二進位制與非二進位制、加計數、減計數、可逆計數器(74ls192)、模m計數器。

3)整合計數器:要關注兩點(引腳圖和真值表或功能表,它們由廠家提供,可查技術手冊)

從真值表中獲取如下資訊:

清零功能:

置數功能:

計數功能:

保持功能:

計數脈衝觸發方式:

4)整合計數器的應用:反饋清零、反饋置數、擴充套件

5、同步時序邏輯電路的分析(嚴格按照步驟)

6、非同步時序邏輯電路的分析(步驟、難)

7、同步時序邏輯電路的設計

設計型別:計數器的設計(用整合觸發器構成);

一般時序邏輯電路的設計(難點在邏輯抽象)。

八、脈衝訊號產生電路

1、三種電路形式及特點

2、電路實現方法

九、其它電路(第8章、第9章)

1、儲存器

2、adc、dac

3、可程式設計邏輯器件pal、gal、cpld/fpga

十、積體電路內部電路介紹(第11章)

數位電路總結

灌電流負載 當驅動門輸出低電平時,電流從負載門灌入驅動門 1 voh min 0.9vdd vol max 0.01vdd。所以cmos閘電路的邏輯擺幅 即高低電平之差 較大。2 閾值電壓vth約為vdd 2。3 cmos非門的關門電平voff為0.45vdd,開門電平von為0.55vdd。因此,...

數位電路實驗 數字顯示電路

數字顯示電路 組合電路綜合設計 一 實驗目的 數字顯示電路實驗將傳統的4個分離的基本實驗,即基本門實驗,編碼器 顯示解碼器 7段顯示器實驗,加法器實驗和比較器實驗綜合為 個完整的設計型的組合電路綜合實驗。通過本實驗,要求學生熟悉各種常用msi組合邏輯電路的功能與使用方法,學會組裝和除錯各種msi組合...

數位電路複習

第一部分 基本要求和基本概念 第一章半導體器件的基本知識 一,基本要求 1,了解半導體pn結的形成及特性,了解半導體二極體的開關特性及鉗位作用。2,了解半導體三極體的輸入特性和輸出特性,熟悉半導體三極體共發射極電路的三個工作區的條件及特點,掌握三極體開關電路分析的基本方法。3,了解絕緣柵場效電晶體 ...