PCB佈線設計經驗談 模擬和數字佈線的異同

2022-09-28 06:06:04 字數 3545 閱讀 2984

關鍵字:pcb;佈線;模擬;數字;emi;

工程領域中的數字設計人員和數字電路板設計專家在不斷增加,這反映了行業的發展趨勢。儘管對數字設計的重視帶來了電子產品的重大發展,但仍然存在,而且還會一直存在一部分與模擬或現實環境介面的電路設計。模擬和數字領域的佈線策略有一些類似之處,但要獲得更好的結果時,由於其佈線策略不同,簡單電路佈線設計就不再是最優方案了。

本文就旁路電容、電源、地線設計、電壓誤差和由pcb佈線引起的電磁干擾(emi)等幾個方面,討論模擬和數字佈線的基本相似之處及差別。

模擬和數字佈線策略的相似之處

旁路或去耦電容

在佈線時,模擬器件和數字器件都需要這些型別的電容,都需要靠近其電源引腳連線乙個電容,此電容值通常為0.1uf。系統供電電源側需要另一類電容,通常此電容值大約為10uf。

這些電容的位置如圖1所示。電容取值範圍為推薦值的1/10至10倍之間。但引腳須較短,且要盡量靠近器件(對於0.1uf電容)或供電電源(對於10uf電容)。

圖1 旁路電容和去耦電容的接法

在電路板上加旁路或去耦電容,以及這些電容在板上的位置,對於數字和模擬設計來說都屬於常識。但有趣的是,其原因卻有所不同。在模擬佈線設計中,旁路電容通常用於隔離旁路電源上的高頻訊號,如果不加旁路電容,這些高頻訊號可能通過電源引腳進入敏感的模擬晶元。

一般來說,這些高頻訊號的頻率超出模擬器件抑制高頻訊號的能力。如果在模擬電路中不使用旁路電容的話,就可能在訊號路徑上引入雜訊,更嚴重的情況甚至會引起振動(自激振盪)。

圖1中,在模擬和數字pcb設計中,旁路或去耦電容(0.1uf)應盡量靠近器件放置。供電電源去耦電容(10uf)應放置在電路板的電源線入口處。所有情況下,這些電容的引腳都應較短。

圖2 不合理的電源和地佈線

圖2,在此電路板上,使用不同的路線來布電源線和地線,由於這種不恰當的配合,電路板的電子元器件和線路受電磁干擾的可能性比較大。

圖3 合理的電源和地佈線

圖3中,在此單面板中,到電路板上器件的電源線和地線彼此靠近。此電路板中電源線和地線的配合比圖2中恰當。電路板中電子元器件和線路受電磁干擾(emi)的可能性降低了687/12.

8倍或約54倍(設計出的環路面積分別為687cm2和12.8cm2)。對於控制器和處理器這樣的數字器件,同樣需要去耦電容,但原因不同。

這些電容的乙個功能是用作「微型」電荷庫。在數位電路中,執行門狀態的切換通常需要很大的電流。由於開關時晶元上產生開關瞬態電流並流經電路板,有額外的「備用」電荷是有利的。

如果執行開關動作時沒有足夠的電荷,會造成電源電壓發生很大變化。電壓變化太大,會導致數碼訊號電平進入不確定狀態,並很可能引起數字器件中的狀態機錯誤執行。流經電路板走線的開關電流將引起電壓發生變化,電路板走線存在寄生電感。

可採用如下公式計算電壓的變化:v = ldi/dt

其中,v = 電壓的變化;l = 電路板走線感抗;di = 流經走線的電流變化;dt =電流變化的時間。

因此,基於多種原因,在供電電源處或有源器件的電源引腳處施加旁路(或去耦)電容是較好的做法。

電源線和地線要布在一起

電源線和地線的位置良好配合,可以降低電磁干擾的可能性。如果電源線和地線配合不當,會設計出系統環路,並很可能會產生雜訊。電源線和地線配合不當的pcb設計示例如圖2所示。

此電路板上,設計出的環路面積為687cm2。採用圖3所示的方法,電路板上或電路板外的輻射雜訊在環路中感應電壓的可能性可大為降低。

模擬和數字領域佈線策略的不同之處

地平面是個難題

電路板佈線的基本知識既適用於模擬電路,也適用於數位電路。乙個基本的經驗準則是使用不間斷的地平面,這一常識降低了數位電路中的di/dt(電流隨時間的變化)效應,這一效應會改變地的電勢並會使雜訊進入模擬電路。數字和模擬電路的佈線技巧基本相同,但有一點除外。

對於模擬電路,還有另外一點需要注意,就是要將數字訊號線和地平面中的迴路盡量遠離模擬電路。這一點可以通過如下做法來實現:將模擬地平面單獨連線到系統地連線端,或者將模擬電路放置在電路板的最遠端,也就是線路的末端。

這樣做是為了保持訊號路徑所受到的外部干擾最小。對於數位電路就不需要這樣做,數位電路可容忍地平面上的大量雜訊,而不會出現問題。

圖4數字和模擬電路隔離高頻元件靠近電路板的接外掛程式

圖4 (左)將數字開關動作和模擬電路隔離,將電路的數字和模擬部分分開。 (右) 要盡可能將高頻和低頻分開,高頻元件要靠近電路板的接外掛程式

圖5 在pcb平行走線形成寄生電容

圖5 在pcb上布兩條靠近的走線,很容易形成寄生電容。由於這種電容的存在,在一條走線上的快速電壓變化,可在另一條走線上產生感生電流訊號。

圖6 另一種平行走線產生的感生電流

圖6 如果不注意走線的放置,pcb中的走線可能產生線路感抗和互感。這種寄生電感對於包含數字開關電路的電路執行是非常有害的

元件的位置

如上所述,在每個pcb設計中,電路的雜訊部分和「安靜」部分(非雜訊部分)要分隔開。一般來說,數位電路「富含」雜訊,而且對雜訊不敏感(因為數位電路有較大的電壓雜訊容限);相反,模擬電路的電壓雜訊容限就小得多。兩者之中,模擬電路對開關雜訊最為敏感。

在混合訊號系統的佈線中,這兩種電路要分隔開,如圖4所示。

pcb設計產生的寄生元件

pcb設計中很容易形成可能產生問題的兩種基本寄生元件:寄生電容和寄生電感。設計電路板時,放置兩條彼此靠近的走線就會產生寄生電容。

可以這樣做:在不同的兩層,將一條走線放置在另一條走線的上方;或者在同一層,將一條走線放置在另一條走線的旁邊,如圖5所示。在這兩種走線配置中,一條走在線電壓隨時間的變化(dv/dt)可能在另一條走線上產生電流。

圖6所示,如果另一條走線是高阻抗的,電場產生的電流將轉化為電壓。

快速電壓瞬變最常發生在模擬訊號設計的數字側。如果發生快速電壓瞬變的走線靠近高阻抗模擬走線,這種誤差將嚴重影響模擬電路的精度。在這種環境中,模擬電路有兩個不利的方面:

其雜訊容限比數位電路低得多;高阻抗走線比較常見。

採用下述兩種技術之一可以減少這種現象。最常用的技術是根據電容的方程,改變走線之間的尺寸。要改變的最有效尺寸是兩條走線之間的距離。

應該注意,變數 d在電容方程的分母中,d增加,容抗會降低。可改變的另乙個變數是兩條走線的長度。在這種情況下,長度l降低,兩條走線之間的容抗也會降低。

另一種技術是在這兩條走線之間布地線。地線是低阻抗的,而且新增這樣的另外一條走線將削弱產生干擾的電場,如圖5所示。

電路板中寄生電感產生的原理與寄生電容形成的原理類似。也是布兩條走線,在不同的兩層,將一條走線放置在另一條走線的上方;或者在同一層,將一條走線放置在另一條的旁邊,如圖6所示。在這兩種走線配置中,一條走線上電流隨時間的變化(di/dt),由於這條走線的感抗,會在同一條走線上產生電壓;並由於互感的存在,會在另一條走線上產生成比例的電流。

如果在第一條走線上的電壓變化足夠大,干擾可能會降低數位電路的電壓容限而產生誤差。並不只是在數位電路中才會發生這種現象,但這種現象在數位電路中比較常見,因為數位電路中存在較大的瞬時開關電流。

為消除電磁干擾源的潛在雜訊,最好將「安靜」的模擬線路和雜訊i/o埠分開。要設法實現低阻抗的電源和地網路,應盡量減小數位電路導線的感抗,盡量降低模擬電路的電容耦合。

結語數字和模擬範圍確定後,謹慎地佈線對獲得成功的pcb至關重要。佈線策略通常作為經驗準則向大家介紹,因為很難在實驗室環境中測試出產品的最終成功與否。因此,儘管數字和模擬電路的佈線策略存在相似之處,還是要認識到並認真對待其佈線策略的差別。

超強PCB佈線設計經驗談附原理圖

在當今激烈競爭的電池供電市場中,由於成本指標限制,設計人員常常使用雙面板。儘管多層板 4層 6層及8層 方案在尺寸 雜訊和效能方面具有明顯優勢,成本壓力卻促使工程師們重新考慮其佈線策略,採用雙面板。在本文中,我們將討論自動佈線功能的正確使用和錯誤使用,有無地平面時電流迴路的設計策略,以及對雙面板元件...

超強PCB佈線設計經驗談附原理圖 五

要解決訊號完整性問題,最好有多個工具分析系統效能。如果在訊號路徑中有乙個a d轉換器,那麼當評估電路效能時,很容易發現三個基本問題 所有這三種方法都評估轉換過程,以及轉換過程與佈線及電路其它部分的互動作用。三個關注的方面涉及到頻域分析 時域分析和直流分析技術的使用。本文將 如何使用這些工具來確定與電...

超強PCB佈線設計經驗談附原理圖 一

在當今激烈競爭的電池供電市場中,由於成本指標限制,設計人員常常使用雙面板。儘管多層板 4層 6層及8層 方案在尺寸 雜訊和效能方面具有明顯優勢,成本壓力卻促使工程師們重新考慮其佈線策略,採用雙面板。在本文中,我們將討論自動佈線功能的正確使用和錯誤使用,有無地平面時電流迴路的設計策略,以及對雙面板元件...