計算機組成原理試題及答案考試

2021-03-04 09:44:41 字數 3617 閱讀 9883

組成1一、選擇題 (每小題選出乙個最合適的答案,每小題2分,共20分)

1、若十進位制數為37.25,則相應的二進位制數是( )。

(a)100110.01 (b)110101.01 (c) 100101.1 (d)100101.01

2、若[x]反=1.1011,則x=

(a)-0.0101 (b)-0.0100 (c)0.1011 (d)-0.1011

3、某機器字長16位,含一位數符,用補碼表示,則定點小數所能表示的最小正數是( )。

(a)2-15b)216c)2-1d)1-2-15

4、若採用雙符號位補碼運算,運算結果的符號位為10,則()。

(a)產生了負溢位(下溢) (b)產生了正溢位(上溢

(c)運算結果正確,為負數 (d)運算結果正確,為正數

5、在用比較法進行補碼一位乘法時,若相鄰兩位乘數yiyi+1為01時,完成的操作是( )。

(a)無b)原部分積+[x]補 ,右移一位

(c)原部分積+[-x]補 ,右移一位 (d)原部分積+[y]補 ,右移一位

6、堆疊指標sp的內容是( )。

(a)棧頂位址 (b)棧底位址 (c)棧頂內容 (d)棧底內容

7、在暫存器間接定址方式中,運算元是從( )。

(a)主儲存器中讀出 (b)暫存器中讀出

(c)磁碟中讀出d)cpu中讀出

8、在微程式控制器中,一條機器指令的功能通常由( )。

(a)一條微指令實現b)一段微程式實現

(c)乙個指令碼實現d)乙個條件碼實現

9、在序列傳輸時,被傳輸的資料( )

(a) 在傳送裝置和接受裝置中都是進行序列到並行的變換

(b) 在傳送裝置和接受裝置中都是進行並行到序列的變換

(c) 傳送裝置進行序列到並行的變換,在接受裝置中都是進行並行到序列的變換

(d) 傳送裝置進行並行到序列的變換,在接受裝置中都是進行序列到並行的變換

10、系統匯流排是指( )。

(a) 運算器、控制器和暫存器之間的資訊傳送線

(b) 運算器、暫存器和主存之間的資訊傳送線

(c) 運算器、暫存器和外圍裝置之間的資訊傳送線

(d) cpu、主存和外圍裝置之間的資訊傳送線

二、名詞解釋(每小題4分,共20分)

1. 全相聯映像

2. 指令系統

3. 指令週期、cpu週期

4. 向量中斷

5. 微指令

三、改錯題(在下列各小題的表述中均有錯誤,請改正。每小題3分,共12分)

1、在**處理器中,運算器可以向控制器發出命令進行運算操作。

2、在單處理機匯流排中,相對cpu而言,位址線和資料線一般都為雙向訊號線

3、多重中斷方式,是指cpu同時處理多個中斷請求

4、在「半互鎖」非同步通訊方式中,「請求」訊號的撤消取決於「回答」訊號的來到,而「請求」訊號的撤消又導致「回答」訊號的撤消

四、簡答題(每小題5分,共15分)

1、某機指令字長12位,每個位址段3位,試提出一種字段分配方案,使該機指令系統能有6條三位址指令和8條二位址指令。

2、分別用nrz-1、pe及fe制記錄方式記錄資料序列11001,畫出寫電流波形。

3、簡述通道控制方式和dma方式的異同。

五、計算題(10分)

用補碼加減交替一位除法進行6÷2運算,要求寫出運算過程和運算結果

六、設計題(第一小題12分,第二小題11分,共23分)

1、 cpu結構如下圖所示,其中有乙個累加暫存器ac、乙個狀態條件暫存器和其他4個暫存器,各部件之間的連線表示資料通路,箭頭表示資訊傳送方向。

(1) 標明4個暫存器的名稱。

(2) 簡述指令從主訪問出送到控制器的資料通路。

(3) 簡述資料在運算器和主存之間進行訪問訪問的資料通路

2、 用2k 4位/片的ram儲存器晶元設計乙個8kb的儲存器,設cpu的位址匯流排為a12~a0(低),資料匯流排為d7~d0(低),由線控制讀寫。

(1) 該儲存器需要多少片2k 4位/片的儲存器晶元。

(2) 請設計並畫出該儲存器的邏輯圖。

組成1一、選擇題 (每小題選出乙個最合適的答案,每小題2分,共20分)

1、d 2、b 3、a 4、a 5、b 6、a 7、b 8、b 9、d 10、d

二、名詞解釋(每小題4分,共20分)

6. 全相聯映像:就是讓主存中的任何乙個塊均可以映像裝入到cache中任何乙個塊的位置上。

7. 指令系統:是指一台計算機的所有指令的集合。

8. 指令週期:是指從取指令、分析取數到執行完該指令所需的全部時間。

cpu週期:也叫機器週期,通常把乙個指令週期劃分為若干個機器週期,每個機器週期完成乙個基本操作。

9. 向量中斷:是指那些中斷服務程式的入口位址是由中斷事件自己提供的中斷。

10. 微指令:是指控制儲存器中的乙個單元的內容,即控制字,是若干個微命令的集合。

三、改錯題(在下列各小題的表述中均有錯誤,請改正。每小題3分,共12分)

1、在**處理器中,運算器可以向控制器發出命令進行運算操作。

改為:在**處理器中,控制器可以向運算器發出命令進行運算操作。

2、在單處理機匯流排中,相對cpu而言,位址線和資料線一般都為雙向訊號線

改為:在單處理機匯流排中,相對cpu而言,位址線為單向訊號和資料線一般都為雙向訊號線

3、多重中斷方式,是指cpu同時處理多個中斷請求

改為:多重中斷是指具有中斷巢狀的功能,cpu在響應較低階別的中斷請求時,如果有更高階別的中斷請求,cpu轉去響應更高階別中斷請求。

4、在「半互鎖」非同步通訊方式中,「請求」訊號的撤消取決於「回答」訊號的來到,而「請求」訊號的撤消又導致「回答」訊號的撤消

改為:在「半互鎖」非同步通訊方式中,「請求」訊號的撤消取決於「回答」訊號的來到,而「回答」訊號的撤消由從裝置自己決定。

四、簡答題(每小題5分,共15分)

1. 000 *** yyy zzz

101 *** yyy zzz

110 000 yyy zzz

。。。110 111 yyy zzz

2.3.相同點:都是能在不需要cpu干預下實現外設和記憶體間的資料交換(2分)

不同點:1)dma控制器是通過專門設計的硬體控制邏輯來實現對資料傳遞的控制,而通道具有自己的指令和程式,是乙個有特殊功能的處理器2)dma僅能控制一台或幾台同類裝置,而通道能控制多台同類或不同類裝置

五、計算題(10分)

解題要領:首先要轉化為 ,然後進行列算式計算。沒有轉化,但會列算式,且最後結果正確給7分。

六、設計題(第一小題12分,第二小題11分,共23分)

1 (1)a為mdr,b為ir,c為mar,d為pc

(2) 取指令的資料通路:pc→mar→mm→mdr→ir

(3) 資料從主訪問出的資料通路(設資料位址為x)x→mar→mm→mdr→alu→ac

資料存入主存的資料通路(設資料位址為y)y →mar,ac→mdr→mm

每小題4分,共12分

2 (1)共需8片(5分)

(2)如下邏輯圖(6分)

計算機組成原理試題

期末試卷十六 一 選擇題 每小題1分,共10分 1.2000年超級計算機最高運算速度達到 次。a.100億次 b.1000億次 c.5000億次 d.10000億次 2 某機字長32位,其中1位符號位,31位表示尾數。若用定點整數表示,則最大 正整數是 a.231 1 b.230 1 c.231 d...

計算機組成原理試題

1.移碼表示法主要用於表示a.浮點 數的階碼e,以便於比較兩個b.指數的大小和c.對階操作。2.雙埠儲存器和多模組交叉儲存器屬於a.並行 儲存器結構.前者採用b.空間並行 技術,後者採用c.時間並行 技術。3.堆疊是一種特殊的資料定址方式,它採用a.先進後出 原理.按結構不同,分為b.暫存器 堆疊和...

計算機組成原理試題

一 選擇題 1.目前我們所說的個人台式商用機屬於 d a.巨型機 b.中型機 c.小型機 d.微型機 2.2000 10化成十六進製制數是 b a 7cd 16 b.7d0 16 c.7e0 16 d.7f0 16 3.下列數中最大的數是 a a 10011001 2 b.227 8 c.98 16...